Корпорации IBM, Toshiba и Sony объявили о том, что на международной конференции по твердотельной электронике (ISSCC 2005), которая пройдет в США с 6 по 19 февраля 2005 г., они раскроют технические детали совместно разработанной ими ячейки (CELL) микропроцессорного ядра нового поколения.

На секции “Разработка и реализация первого поколения микропроцессорной ячейки” будут прочитаны пять докладов и разъяснены концепции, положенные в ее основу.

В ячейке, которая будет продемонстрирована на форуме, объединены процессорное ядро архитектуры Power и несколько сигнальных процессоров потоковой обработки данных. Она изготовлена по 90 нм технологии "кремний на изоляторе" (SOI).

Доклады, которые будут представлены компаниями, называются "Устройство потоковой обработки данных для процессорной ячейки CELL", и "Встроенная полностью конвейеризированная статическая память с произвольным доступом (SRAM) процессора потоковой обработки данных процессорной ячейки CELL, работающая на тактовой частоте 4,8 ГГц ", "Поддержка точного тактирования сигналов синхронизации в устройстве умножения с двойной точностью процессорной ячейки первого поколения CELL " и "Тактирование и разработка схемы для параллельного ввода-вывода для процессорной ячейки первого поколения CELL".

А. Л.

Версия для печати